Renesas Emulation Pod M3062PT3-RPD-E Technické informace Strana 61

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 78
  • Tabulka s obsahem
  • ŘEŠENÍ PROBLÉMŮ
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 60
( 59 / 76 )
Figure 5.3 Timing requirements
* Compared with the actual MCU, this product enters high-impedance state after a 0.5 cycle delay.
Vcc1 = Vcc2 = 5 V
(3) Timing Requirements
Table 5.4 and Figure 5.3 show the timing requirements.
Table 5.4 Timing requirements
Symbol Item
Actual MCU
[ns]
This product
[ns]
Min. Max.Min. Max.
tsu(DB-RD)
tsu(RDY-BCLK)
tsu(HOLD-BCLK)
th(RD-DB)
th(BCLK-RDY)
th(BCLK-HOLD)
td(BCLK-HLDA)
Data input setup time
RDY* input setup time
HOLD* input setup time
Data input hold time
RDY* input hold time
HOLD* input hold time
HLDA* output delay time
40
30
40
0
0
0
40
55
45
55
See left
See left
See left
Common to "with wait" and "no-wait" (this product)
Common to "with wait" and "no-wait" (actual MCU)
See left
Zobrazit stránku 60
1 2 ... 56 57 58 59 60 61 62 63 64 65 66 ... 77 78

Komentáře k této Příručce

Žádné komentáře