Renesas M16C/6V Uživatelský manuál Strana 37

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 48
  • Tabulka s obsahem
  • ŘEŠENÍ PROBLÉMŮ
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 36
( 37 / 48 )
7.4 Timing Requirements
Table 7.4 and Figure 7.4 show timing requirements when using the memory expansion mode and
microprocessor mode.
Table 7.4 Timing requirements (Vcc = 5 V)
Note 1. tsu(HOLD-BCLK) = 10
9
x3+ 20
f(BCLK)x2
Data input setup time
RDY input setup time
HOLD input setup time
Data input hold time
RDY input hold time
HOLD input hold time
HLDA output delay time
Min.
40
30
40
0
0
0
-
Max.
-
-
-
-
-
-
40
Max.
-
-
-
-
-
-
40
Symbol Parameter
M306V0EEFP
[ns]
tsu(DB-RD)
tsu(RDY-BCLK)
tsu(HOLD-BCLK)
th(RD-DB)
th(BCLK-RDY)
th(BCLK-HOLD)
th(BCLK-HLDA)
M306V0T-RPD-E
[ns]
Min.
80
50
(Note 1)
0
0
0
-
Zobrazit stránku 36
1 2 ... 32 33 34 35 36 37 38 39 40 41 42 ... 47 48

Komentáře k této Příručce

Žádné komentáře