Renesas H8S/2111B Uživatelský manuál Strana 205

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 582
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 204
Rev. 1.00, 05/04, page 171 of 544
9.5.2 Output Compare Output Timing
A compare-match signal occurs at the last state when the FRC and OCR values match (at the
timing when the FRC updates the counter value). When a compare-match signal occurs, the level
selected by the OLVL bit in TOCR is output at the output compare pin (FTOA or FTOB). Figure
9.5 shows the timing of this operation for compare-match A.
φ
FRC
OCRA
NNN + 1 N + 1
NN
Compare-match
A signal
OLVLA
Output compare A
output pin FTOA
Clear*
Note: * Indicates instruction execution by software.
Figure 9.5 Timing of Output Compare A Output
9.5.3 FRC Clear Timing
FRC can be cleared when compare-match A occurs. Figure 9.6 shows the timing of this operation.
φ
FRC N H'0000
Compare-match
A signal
Figure 9.6 Clearing of FRC by Compare-Match A Signal
Zobrazit stránku 204
1 2 ... 200 201 202 203 204 205 206 207 208 209 210 ... 581 582

Komentáře k této Příručce

Žádné komentáře