Renesas R8C/Tiny Series Manuál Strana 25

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 199
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 24
R8C/10 Group 5. Reset
Rev.1.20 Jan 27, 2006 page 15 of 180
REJ09B0019-0120
Figure 5.2 Reset Sequence
Figure 5.1 CPU Register Status After Reset
b15
b0
Data register(R0)
Address register(A0)
Frame base register(FB)
Program counter(PC)
Interrupt table register(INTB)
User stack pointer(USP)
Interrupt stack pointer(ISP)
Static base register(SB)
Flag register(FLG)
0000
16
000016
000016
CDZSBOIU
IPL
000016
000016
000016
000016
000016
b19
b0
Content of addresses 0FFFE16 to 0FFFC16
b15
b0
b15
b0
b15
b0
b7 b8
0000016
Data register(R1)
Data register(R2)
Data register(R3)
Address register(A1)
0000
16
000016
000016
f
R
I
N
G
A
d
d
r
e
s
s
(
I
n
t
e
r
n
a
l
a
d
d
r
e
s
s
s
i
g
n
a
l
)
Content of reset vector
0FFFD
16
More than 20 cycles are needed
CPU clock
CPU clock 28cycles
Internal on-chip
oscillation
0
F
F
F
C
1
6
0
F
F
F
E
1
6
Flash memory activated time
(CPU clock 64 cycles)
N
O
T
E
S
:
1
.
T
h
i
s
s
h
o
w
s
h
a
r
d
w
a
r
e
r
e
s
e
t
(1)
Zobrazit stránku 24
1 2 ... 20 21 22 23 24 25 26 27 28 29 30 ... 198 199

Komentáře k této Příručce

Žádné komentáře